图书介绍

Intel结构32位计算机技术PDF|Epub|txt|kindle电子书版本网盘下载

Intel结构32位计算机技术
  • 潘焕成主编 著
  • 出版社: 北京:高等教育出版社
  • ISBN:7040175592
  • 出版时间:2005
  • 标注页数:294页
  • 文件大小:15MB
  • 文件页数:303页
  • 主题词:微型计算机-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

Intel结构32位计算机技术PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 绪论1

1.1 冯·诺依曼计算机的基本概念和结构1

1.2 IA-32计算机的技术概况4

1.2.1 计算机发展简史4

1.2.2 IA-32 CPU的技术概况4

1.2.3 IA-64 CPU9

1.3 系列化的IA-32计算机10

习题11

第2章 IA-32计算机的总体结构13

2.1 IA-32计算机概述13

2.2 IA-32计算机中的互连技术14

2.2.1 计算机模块的功能与信号14

2.2.2 总线与芯片组技术17

2.3 多级总线、芯片组与IA-32计算机的总体结构19

2.4 芯片组及其主要技术特征23

习题25

第3章 MASM 6.1x汇编语言与IA-32 CPU的结构28

3.1 MASM 6.1x汇编语言环境29

3.1.1 MASM 6.1x汇编语言概述29

3.1.2 汇编语言源程序的结构29

3.1.3 伪指令31

3.2 IA-32 CPU的工作模式37

3.2.1 实地址模式37

3.2.2 保护模式38

3.2.3 系统管理模式38

3.3 IA-32 CPU的程序设计模型38

3.3.1 IA-32 CPU的程序设计模型概述38

3.3.2 通用寄存器39

3.3.3 指令指针寄存器42

3.3.4 标志寄存器43

3.3.5 段寄存器45

3.4 实地址模式存储器寻址46

3.4.1 实地址模式存储器寻址概述46

3.4.2 实地址模式存储器组织47

3.4.3 内存的分段管理技术47

3.4.4 逻辑地址与物理地址48

3.4.5 段加偏移寻址机制支持重定位功能的实现50

3.4.6 段和偏移寄存器之间的隐含关系51

3.5 堆栈及其实现52

3.5.1 堆栈概述52

3.5.2 硬件堆栈53

3.5.3 软件堆栈54

3.6.2 IA-32计算机中的I/O地址空间58

3.6.1 I/O接口概述58

3.6 I/O接口的组织58

习题59

第4章 指令系统63

4.1 指令系统的基本概念63

4.1.1 指令系统概述63

4.1.2 指令格式64

4.1.3 指令的操作码字段65

4.1.4 指令的地址码字段66

4.1.5 指令长度67

4.2 指令中的数据表示67

4.2.1 数据类型67

4.2.2 补码68

4.2.3 字节数据69

4.2.4 字数据69

4.2.5 双字数据70

4.2.6 实数71

4.2.7 字符数据73

4.2.8 BCD(二进制编码的十进制)数据74

4.3 IA-32 CPU的操作数寻址方式74

4.3.1 操作数寻址方式概述74

4.3.2 立即数寻址75

4.3.3 寄存器寻址76

4.3.4 存储器寻址77

4.4 IA-32 CPU指令系统82

4.4.1 IA-32 CPU指令系统概述82

4.4.2 数据传送类指令82

4.4.3 跨段前缀91

4.4.4 算术与逻辑运算类指令91

9.1 I/O技术概述 197

习题110

4.4.5 处理机控制类指令110

第5章 IA-32 CPU的控制器功能117

5.1 IA-32 CPU组织层次上的控制器功能117

5.1.1 指令周期与三级时序系统117

5.1.2 IA-32 CPU的指令执行模型120

5.1.3 典型机器周期的执行过程120

5.1.4 典型指令周期所包含的机器周期123

5.2 指令的执行控制124

5.2.1 指令的寻址方式124

5.2.2 指令的顺序执行及其控制125

5.2.3 指令的分支执行及其控制127

5.2.4 指令的循环执行及其控制133

5.2.5 过程调用及其控制137

习题146

6.1.1 RISC技术与CISC技术概述150

6.1 RISC技术与CISC技术150

第6章 IA-32 CPU微结构150

6.1.2 RISC的特点151

6.2 流水线技术152

6.2.1 产生流水线技术的背景152

6.2.2 指令流水线的工作原理153

6.2.3 影响指令流水线执行效率的若干问题153

6.2.4 动态执行技术155

6.3 P6和NetBurst微结构中的指令流水线结构156

6.4 超标量技术158

6.5 超线程技术158

习题160

第7章 存储器技术162

7.1 存储系统结构162

7.2 常用的主存储器性能指标163

7.3 非易失存储器164

7.3.1 非易失存储器概述164

7.3.2 快闪存储器的基本概念165

7.3.3 FWH的功能及应用165

7.3.4 FWH的接口技术166

7.4 DRAM存储器167

7.4.1 DRAM存储器的基本概念167

7.4.2 DDR/DDR2 SDRAM存储器件168

7.4.3 DDR/DDR2 SDRAM存储模块171

7.4.4 DDR/DDR2 SDRAM存储模块与存储器控制器之间的接口173

7.5 Cache175

7.5.1 Cache的基本概念175

7.5.2 IA-32 CPU中的Cache结构176

7.5.3 Cache的地址映像176

7.5.4 相联存储器及其在Cache中的应用178

7.5.5 Cache的读/写操作178

习题179

第8章 总线技术181

8.1 ISA总线181

8.1.1 8位ISA总线181

8.1.2 16位ISA总线183

8.1.3 16位ISA总线上的保留功能184

8.2 PCI总线185

8.2.1 PCI总线概述185

8.2.2 PCI总线的中断功能186

8.2.3 PCI总线的DMA功能186

8.2.4 PCI总线的配置地址空间187

8.2.5 PCI总线的BIOS188

8.3.1 PCI Express总线概述192

8.3 PCI Express总线192

8.3.2 PCI Express总线结构193

习题195

第9章 I/O技术197

9.1.1 I/O模块的基本概念197

9.1.2 I/O模块的内部电路结构198

9.1.3 程序查询、程序中断、DMA等3种I/O技术的比较199

9.2 程序中断I/O技术199

9.2.1 中断的基本概念199

9.2.2 中断的分类200

9.2.3 向量中断202

9.2.4 软件中断指令205

9.2.5 BIOS功能调用和DOS功能调用206

9.2.6 可编程中断控制器8259A及其实现207

9.2.7 ISA总线和PCI总线上的中断212

9.3 DMA I/O技术214

9.3.1 DMA的基本概念214

9.3.2 ISA总线和PCI总线上的DMA功能215

习题215

第10章 VGA/SVGA显示系统217

10.1 VGA/SVGA显示系统概述217

10.2 VGA/SVGA显示系统结构218

10.3 监视器219

10.3.1 监视器的成像原理219

10.3.2 CRT监视器的性能指标221

10.3.3 LCD监视器的性能指标222

10.3.4 监视器的接口形式223

10.3.5 DDC1/DDC2B功能223

10.4.1 图形媒体加速器的结构224

10.4 显示控制器的结构224

10.4.2 显示BIOS225

10.4.3 局部存储器225

10.4.4 显示控制器与监视器之间的接口226

10.5 存储器、MCH/GMCH和显示总线226

10.5.1 存储器与MCH/GMCH对显示控制器的支持功能226

10.5.2 显示总线226

10.6 汇编语言控制VGA/SVGA显示系统工作228

10.6.1 视频BIOS功能服务228

10.6.2 字符工作方式229

10.6.3 图形工作方式231

习题234

第11章 硬盘、CD-ROM及其接口技术237

11.1 硬盘237

11.1.1 硬盘概述237

11.1.2 硬盘驱动器的组成与分类238

11.1.3 硬盘驱动器的工作原理239

11.1.4 硬盘驱动器的格式化240

11.1.5 硬盘驱动器的主要技术指标240

11.1.6 硬盘及其接口241

11.2 CD-ROM驱动器242

11.2.1 CD-ROM概述242

11.2.2 CD-ROM结构与工作原理243

11.2.3 CD-ROM接口244

11.3 IDE接口技术244

11.4 SCSI接口技术245

11.4.1 SCSI接口概述245

11.4.2 SCSI接口的分类246

11.4.3 SCSI接口与IDE接口的比较247

11.5 RAID与SAN技术247

11.6 SATA技术248

11.5.1 RAID技术248

11.5.2 SAN技术248

习题249

第12章 LPC总线、超级I/O与低速I/O设备251

12.1 LPC总线与超级I/O电路251

12.1.1 LPC总线251

12.1.2 超级I/O电路253

12.1.3 电源管理功能253

12.2 键盘及其接口技术254

12.2.1 键盘概述254

12.2.2 键盘的工作原理254

12.2.3 键盘的接口技术255

12.2.4 汇编语言程序控制键盘工作256

12.3.2 鼠标的工作原理259

12.3 鼠标及其接口技术259

12.3.1 鼠标概述259

12.3.3 鼠标的接口技术260

12.3.4 汇编语言程序控制鼠标工作260

12.4 打印机及其接口技术262

12.4.1 打印机概述262

12.4.2 打印机的结构与工作原理262

12.4.3 打印机的接口技术263

12.5 软盘驱动器及其接口技术264

12.5.1 软盘概述264

12.5.2 软盘驱动器的结构与工作原理264

12.5.3 软盘驱动器及其接口技术265

12.6 RS-232C串行接口265

12.6.1 RS-232C串行接口概述265

12.6.3 RS-232C串行接口电路266

12.6.2 RS-232C串行接口中的数据帧和波特率266

12.6.4 RS-232C接口的应用267

12.6.5 汇编语言程序控制UART工作268

习题283

第13章 USB和IEEE-1394接口技术284

13.1 USB接口技术284

13.1.1 USB接口概述284

13.1.2 USB接口的系统结构285

13.1.3 USB接口的连接器287

13.1.4 USB主机288

13.1.5 USB设备290

13.2 IEEE-1394接口技术291

习题293

参考文献294

热门推荐