图书介绍
实用EDA技术与VHDL教程PDF|Epub|txt|kindle电子书版本网盘下载
![实用EDA技术与VHDL教程](https://www.shukui.net/cover/70/30771963.jpg)
- 赵岩,林白,王志强编著 著
- 出版社: 北京:人民邮电出版社
- ISBN:9787115248480
- 出版时间:2011
- 标注页数:322页
- 文件大小:78MB
- 文件页数:330页
- 主题词:电子电路-电路设计:计算机辅助设计-高等学校-教材;硬件描述语言,VHDL-程序设计-高等学校-教材
PDF下载
下载说明
实用EDA技术与VHDL教程PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 绪论1
1.1 EDA技术概论1
1.1.1 EDA技术的发展历程2
1.1.2 EDA设计技术的基本特征3
1.1.3 EDA设计技术的工具5
1.1.4 EDA设计技术的发展趋势7
1.2 FPGA/CPLD器件概述8
1.2.1 可编程逻辑器件的发展8
1.2.2 可编程逻辑器件的分类10
1.3 可编程逻辑器件的基本结构15
1.4 简单的可编程逻辑器件17
1.4.1 可编程只读存储器(PROM)17
1.4.2 可编程逻辑阵列(PLA)19
1.4.3 可编程阵列逻辑(PAL)22
1.4.4 通用阵列逻辑(GAL)25
1.5 可编程逻辑器件EPLD和CPLD32
1.5.1 可擦除的可编程逻辑器件EPLD32
1.5.2 复杂的可编程逻辑器件CPLD35
1.6 现场可编程门阵列FPGA43
1.6.1 查找表结构44
1.6.2 多路开关结构45
1.6.3 多级与非门结构46
1.7 FPGA的结构原理46
1.7.1 Spartan-Ⅱ和Spartan-IIE系列FPGA的结构框图48
1.7.2 Spartan-Ⅱ和Spartan-IIE系列FPGA的组成部分49
1.7.3 Virtex-Ⅱ系列FPGA的结构框图55
1.7.4 Virtex-Ⅱ系列FPGA的组成部分57
习题64
第2章 EDA常用设计软件介绍66
2.1 Xilinx ISE软件概述66
2.1.1 设计输入68
2.1.2 综合与布局布线73
2.1.3 功能仿真78
2.1.4 用ModelSim进行行为级仿真80
2.2 Actel Libero IDE软件概述81
2.2.1 设计输入83
2.2.2 功能仿真88
2.2.3 综合与布局布线91
2.2.4 编程下载97
2.3 Altera Quartus Ⅱ开发流程98
2.3.1 设计输入100
2.3.2 综合101
2.3.3 布局布线102
2.3.4 仿真103
2.3.5 编程与配置106
2.3.6 Quartus Ⅱ的常用设置107
习题109
第3章 VHDL硬件描述语言110
3.1 VHDL的基本元素110
3.1.1 标识符110
3.1.2 数据对象112
3.1.3 数据类型116
3.1.4 运算符和操作符122
3.2 VHDL程序的基本结构126
3.2.1 实体说明129
3.2.2 结构体132
3.2.3 程序包137
3.2.4 库139
3.3 VHDL的主要语句142
3.3.1 进程语句142
3.3.2 信号赋值语句146
3.3.3 顺序描述语句150
3.3.4 并行描述语句167
3.3.5 GENERIC语句170
3.3.6 GENERATE语句172
3.3.7 BLOCK语句176
3.3.8 过程及函数180
3.4 VHDL的属性描述188
3.4.1 值类属性189
3.4.2 函数类属性191
3.4.3 信号类属性196
3.4.4 数据类型类属性199
3.4.5 数据范围类属性200
3.5 VHDL中的配置201
3.5.1 默认连接和默认配置201
3.5.2 元件配置203
3.5.3 块的配置206
3.5.4 结构体配置208
习题209
第4章 有限状态机设计210
4.1 状态机210
4.2 不带控制输入的状态机210
4.3 带控制输入的状态机215
4.4 状态机的无用状态处理218
4.5 用状态机设计多通道A/D转换219
习题229
第5章 VHDL规范化标准及常见Warning分析230
5.1 编码设计230
5.2 可综合代码描述规则231
5.2.1 复位232
5.2.2 时钟234
5.2.3 接口异步信号处理236
5.2.4 寄存器和锁存器237
5.2.5 有限状态机239
5.2.6 使用If-then-else的有优先权的译码器243
5.2.7 使用Case语句的多路复用243
5.2.8 解码器244
5.2.9 计数器244
5.2.10 运算245
5.2.11 输入/输出(I/O)247
5.2.12 异步设计248
5.3 设计优化248
5.3.1 标准单元实现249
5.3.2 复杂逻辑单元共享249
5.3.3 中间信号249
5.3.4 针对目标FPGA的优化250
5.3.5 综合工具设置优化250
5.4 常见Warning分析及消除251
习题253
第6章 EDA技术综合实验指导254
6.1 综合实验1——频率测量设计254
6.1.1 系统设计255
6.1.2 模块设计与实现260
6.2 综合实验2——UART设计269
6.2.1 系统设计273
6.2.2 模块设计与实现290
6.3 综合设计与实验321
参考文献322