图书介绍
DSP/FPGA嵌入式实时处理技术及应用PDF|Epub|txt|kindle电子书版本网盘下载
![DSP/FPGA嵌入式实时处理技术及应用](https://www.shukui.net/cover/11/30703120.jpg)
- 孙进平,王俊,张有光编著 著
- 出版社: 北京:北京航空航天大学出版社
- ISBN:7512405455
- 出版时间:2011
- 标注页数:288页
- 文件大小:103MB
- 文件页数:298页
- 主题词:
PDF下载
下载说明
DSP/FPGA嵌入式实时处理技术及应用PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 绪论1
1.1数字信号处理概述1
1.2数字信号处理系统实现方法6
1.2.1 ASIC(集成电路)7
1.2.2 DSP(数字信号处理器)7
1.2.3 FPGA现场可编程门阵列8
1.2.4其他数字信号处理器9
1.2.5常用数字信号处理系统优缺点比较9
1.3数字信号处理芯片发展历程9
1.3.1 ASIC芯片发展9
1.3.2 DSP芯片发展10
1.3.3 FPGA的发展12
1.4数字信号处理的应用12
第2章DSP实时处理与数制表示14
2.1数字信号处理系统概述14
2.2数字/模拟转换16
2.2.1定点数17
2.2.2浮点数26
2.2.3 ADC采样过程30
2.2.4 DAC重构过程31
2.3实时信号处理32
2.3.1数据流处理方法32
2.3.2数据流处理33
2.3.3数据块处理34
2.4 DSP的处理速度36
2.4.1 DSP执行程序时间估计方法36
2.4.2 DSP性能指标37
第3章DSP处理结构与数据传输40
3.1硬件乘法器和乘加单元40
3.2零开销循环41
3.3环形buffer44
3.4码位倒序46
3.5哈佛结构47
3.6流水线技术50
3.7超标量与超长指令字处理器64
3.7.1超标量处理器65
3.7.2超长指令字(VLIW)处理器67
3.7.3超标量与超长指令字(VLIW)的区别68
3.8 DSP的传输速度69
3.8.1 DMA控制技术69
3.8.2 DMA控制器与传输控制块70
第4章DSP芯片的构成与开发流程74
4.1 DSP芯片的基本结构74
4.1.1典型 DSP TS201S基本结构74
4.1.2 ADSP-TS201S常用引脚分类78
4.1.3 ADSP-TS201S算法处理性能78
4.2 DSP中数据传输和处理方法79
4.2.1 ADSP-TS201S高效数据访问与传输方法79
4.2.2 ADSP-TS201S中数据处理方法的优化(实时处理)86
4.3 DSP系统常用的编程和控制方法86
4.3.1 ADSP-TS201S中LDF文件的编写87
4.3.2 Main函数及典型处理流程88
4.3.3 ADSP-TS201S中系统初始化程序88
4.3.4中断的使用方法91
第5章DSP多片互联与FPGA应用95
5.1并行处理系统互联结构95
5.2 DSP并行处理系统中常用的互联结构96
5.2.1利用外部存储器接口组成并行结构96
5.2.2 ADI公司多处理器并行结构97
5.2.3 TI公司多处理器并行结构98
5.3 DSP互联技术总结99
5.4 FPGA简介100
5.4.1 FPGA的内部资源101
5.4.2 FPGA的引脚分类104
5.4.3 DSP与FPGA的比较105
5.5 FPGA内部资源使用107
5.5.1寄存器的定义和使用107
5.5.2 FIFO资源的定义和使用108
5.5.3与DSP相关的读/写操作109
5.5.4时钟管理器的使用112
第6章FPGA在实时处理中的应用114
6.1系统概述114
6.2 FPGA对ADC采样控制116
6.3基于FPGA的正交采样和数字下变频118
6.4脉冲压缩模块121
6.5 FPGA与DSP之间的接口设计128
第7章DSP在实时处理中的应用131
7.1 ADSP-TS201S信号处理系统硬件结构131
7.2系统中DSP内存分配以及不同处理器之间的数据传输133
7.2.1 DSP与FPGA之间的数据通信134
7.2.2 DSP之间Link口数据通信137
7.3 ADSP-TS201S信号处理流程程序设计141
7.3.1中断服务函数声明143
7.3.2系统初始化144
7.3.3从FPGA中FIFO使用DMA方式读取处理数据147
7.3.4数据处理148
7.3.5 DSP以DMA方式传输数据149
7.4 DSP汇编语言并行优化150
7.4.1 FFT在ADSP-TS201S中的并行优化方法150
7.4.2 CFAR在ADSP-TS201S中的并行优化方法157
7.5实时系统处理结果160
第8章 实时图像处理系统162
8.1 DSP芯片介绍162
8.2系统功能与总体结构163
8.2.1图像数据的采集165
8.2.2图像数据的输出165
8.3系统硬件结构设计165
8.3.1 FPGA功能设计165
8.3.2 DSP功能设计166
8.3.3系统通信接口设计168
8.4电源及时钟电路设计180
8.4.1系统电源设计180
8.4.2系统时钟设计182
8.5原理图设计183
8.5.1 DSP原理图设计183
8.5.2 FPGA原理图设计184
8.5.3整体布局布线185
8.5.4 PCB布局186
8.6系统功能调试189
8.6.1系统电源调试189
8.6.2系统时钟调试189
8.6.3系统与图像采集系统间接口的调试190
8.6.4系统FPGA功能调试191
8.6.5 FPGA与SDRAM接口调试193
8.6.6 FPGA与DSP之间通信接口调试195
8.6.7 DSP功能调试199
8.6.8 FPGA之间通信接口调试200
8.6.9 EMIF接口调试201
8.6.10 232接口调试204
8.6.11 CAN总线接口调试206
8.7系统性能208
第9章 多核DSP系统结构与开发应用209
9.1概述209
9.2 NVIDIA GPU Fermi GTX470的LFM-PD处理系统209
9.2.1 Fermi GPU的硬件结构212
9.2.2 Fermi GPU的软件编程215
9.3 PD-LFM算法的GPU实现216
9.3.1 CPU-GPU的数据传输与内存分配217
9.3.2 GPU中的FFT与IFFT218
9.3.3 GPU中的匹配滤波、加窗与求模219
9.3.4 GPU中的矩阵转置221
9.3.5 GPU中的CFAR操作222
9.4多核处理器Tile64222
9.4.1 Tile64多核处理器架构223
9.4.2基于Tile64的LFM-PD处理解决方案225
第10章 实时处理系统外部接口227
10.1存储类227
10.1.1 Flash227
10.1.2 SRAM232
10.1.3 SDRAM(MT48LC4M32B2)235
10.2硬盘接口238
10.2.1硬盘接口简介238
10.2.2硬盘读/写控制241
10.2.3 FAT32文件系统实现243
10.3 A/D、D/A转换器248
10.3.1 ADC08D1000248
10.3.2 AD9430252
10.3.3 AD9753257
10.4其他常用接口261
10.4.1 MAX3100261
10.4.2 PDIUSBD12270
10.4.3 DS1302276
10.4.4 CY7C68013A279
附录A电子器件与CPU发展史284
附录BDSP芯片的发展287
附录CFPGA的发展288