图书介绍
数字电子技术基础PDF|Epub|txt|kindle电子书版本网盘下载
- 伍时和主编 著
- 出版社: 北京:清华大学出版社
- ISBN:9787302186427
- 出版时间:2009
- 标注页数:404页
- 文件大小:78MB
- 文件页数:421页
- 主题词:数字电路-电子技术-高等学校-教材
PDF下载
下载说明
数字电子技术基础PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数制和数码1
1.1 数字信号及数字电路1
1.1.1 数字信号及电平1
1.1.2 数字量的波形图2
1.1.3 模拟量的数字表示3
1.2 数制3
1.2.1 数制简介3
1.2.2 十进制4
1.2.3 二进制4
1.2.4 十-二进制的转换5
1.2.5 十六进制和八进制6
1.3 二进制数运算7
1.3.1 二进制数的算术运算7
1.3.2 二进制数的负数表示方式9
1.4 二进制数码11
本章小结13
本章习题14
第2章 逻辑函数及其化简16
2.1 基本逻辑运算和逻辑符号及等价开关电路16
2.2 逻辑代数的基本公式、定律、规则和恒等式21
2.2.1 逻辑代数的基本公式、定律和恒等式21
2.2.2 逻辑代数的基本规则23
2.3 逻辑函数的代数变换和化简24
2.3.1 逻辑函数的表示方法24
2.3.2 逻辑函数的代数化简法27
2.4 逻辑函数的标准形式和卡诺图表示法30
2.4.1 逻辑函数的标准形式30
2.4.2 用卡诺图表示逻辑函数33
2.5 用逻辑函数的卡诺图化简逻辑函数35
2.5.1 已经用最小项表示逻辑函数的卡诺图化简35
2.5.2 未用最小项表示逻辑函数的卡诺图化简36
2.5.3 具有无关项逻辑函数的卡诺图化简37
本章小结40
本章习题40
第3章 逻辑门电路46
3.1 分立元件门电路46
3.1.1 二极管开关特性46
3.1.2 双极型三极管的开关特性49
3.1.3 MOS管的开关特性54
3.1.4 分离元件逻辑门电路59
3.2 TTL集成逻辑门62
3.2.1 双极型三极管非逻辑门电路63
3.2.2 TTL反相器的特性65
3.2.3 TTL与非门电路69
3.2.4 TTL或非门电路70
3.2.5 TTL集电极开路门和三态门72
3.2.6 TTL门电路的技术参数76
3.2.7 TTL电路的改进系列80
3.3 发射极耦合逻辑门和I2L门81
3.3.1 发射极耦合逻辑门电路81
3.3.2 集成注入I2L门83
3.4 MOS逻辑门84
3.4.1 MOS非门电路84
3.4.2 CMOS与非门、或非门电路87
3.4.3 CMOS传输门89
3.4.4 CMOS逻辑门电路的技术参数90
3.5 74系列和4000系列逻辑门电路的使用91
3.5.1 门电路驱动门电路92
3.5.2 门电路驱动一般负载95
本章小结96
本章习题97
第4章 组合逻辑电路103
4.1 组合逻辑电路的分析方法103
4.2 组合逻辑电路设计105
4.3 组合逻辑电路中的竞争-冒险现象109
4.3.1 竞争-冒险现象及其成因109
4.3.2 检查竞争-冒险现象的方法110
4.3.3 消除竞争-冒险现象的方法110
本章小结111
本章习题112
第5章 中规模组合逻辑集成电路与应用114
5.1 编码器114
5.1.1 二进制编码器115
5.1.2 二-十进制(BCD)编码器116
5.1.3 优先编码器117
5.2 译码器120
5.2.1 二进制译码器121
5.2.2 二-十进制译码器124
5.2.3 显示译码器125
5.3 数据选择器129
5.3.1 数据选择器的应用131
5.3.2 数据选择器的扩展135
5.4 数据分配器136
5.5 数值比较器138
5.5.1 数值比较器逻辑功能138
5.5.2 比较器的级联140
5.6 加法器140
5.6.1 1位加法器140
5.6.2 多位加法器141
5.6.3 多位加法器应用145
本章小结149
本章习题149
第6章 触发器153
6.1 概述153
6.2 触发器的电路结构及工作原理154
6.2.1 基本RS触发器154
6.2.2 同步RS触发器157
6.2.3 主从RS触发器160
6.2.4 主从JK触发器162
6.2.5 主从D触发器166
6.2.6 主从T触发器和T′触发器167
6.2.7 边沿触发器168
6.3 触发器功能的转换172
6.4 集成触发器的脉冲工作特性和主要指标174
6.4.1 触发器的脉冲工作特性174
6.4.2 TTL集成触发器的主要参数176
本章小结177
本章习题177
第7章 时序逻辑电路的分析与设计184
7.1 时序逻辑电路概述184
7.2 同步时序逻辑电路的分析和设计185
7.2.1 同步时序逻辑电路的分析185
7.2.2 同步时序逻辑电路的设计190
7.3 异步时序逻辑电路的分析和设计196
7.3.1 异步时序逻辑电路的分析196
7.3.2 异步时序逻辑电路的设计198
本章小结200
本章习题201
第8章 常用时序集成器件205
8.1 计数器205
8.1.1 二进制计数器206
8.1.2 非二进制计数器213
8.1.3 集成计数器216
8.1.4 集成计数器的应用221
8.2 锁存器和移位寄存器227
8.2.1 锁存器227
8.2.2 移位寄存器229
8.2.3 移位寄存器的应用233
本章小结235
本章习题236
第9章 555定时器及多谐振荡器242
9.1 555定时器242
9.1.1 555定时器的内部电路结构及工作原理242
9.1.2 用555定时器构成的施密特触发器244
9.1.3 用555定时器构成的单稳态触发器247
9.1.4 用555定时器构成的多谐振荡器250
9.2 集成施密特触发器255
9.3 集成单稳态触发器257
本章小结261
本章习题262
第10章 半导体存储器和可编程器件266
10.1 随机存取存储器266
10.1.1 随机存取存储器的结构266
10.1.2 RAM存储容量的扩展272
10.1.3 集成RAM器件简介274
10.2 只读存储器276
10.3 可编程逻辑器件280
10.3.1 可编程逻辑器件概述280
10.3.2 PLD电路的表示法283
10.3.3 可编程阵列逻辑器件简介289
10.3.4 通用可编程阵列逻辑器件294
10.3.5 低密度可编程阵列逻辑器件的编程305
10.4 复杂可编程逻辑器件308
10.4.1 复杂可编程逻辑器件的结构309
10.4.2 复杂可编程逻辑器件的逻辑模块311
10.4.3 复杂可编程逻辑器件的连线区和I/O模块315
10.4.4 JTAG接口和软件配置317
10.5 现场可编程门阵列FPGA319
10.5.1 FPGA器件的基本结构320
10.5.2 FPGA器件的可配置逻辑块CLB321
10.5.3 FPGA器件的输入/输出模块325
10.5.4 FPGA器件的布线资源和全局连接330
本章小结334
本章习题336
第11章 复杂可编程逻辑器件设计339
11.1 Quartus Ⅱ软件安装339
11.1.1 软件简介339
11.1.2 软件的安装339
11.2 CPLD和FPGA器件设计流程343
11.3 Quartus Ⅱ原理图输入设计343
11.3.1 新建工程344
11.3.2 原理图的设计输入347
11.3.3 编译与适配351
11.3.4 电路功能仿真352
11.3.5 引脚分配356
11.3.6 器件编程下载356
11.4 VHDL硬件描述语言358
11.4.1 VHDL的结构358
11.4.2 组合逻辑电路设计举例361
11.4.3 时序逻辑电路设计举例364
11.5 Quartus Ⅱ硬件描述语言输入设计365
本章小结366
本章习题366
第12章 数模和模数转换367
12.1 概述367
12.2 D/A转换器368
12.2.1 D/A转换器的基本工作原理368
12.2.2 D/A转换器的主要电路形式369
12.2.3 D/A转换器的主要技术指标375
12.2.4 8位集成D/A转换器DAC0832377
12.3 A/D转换器379
12.3.1 A/D转换器的基本工作原理379
12.3.2 A/D转换器的主要电路形式382
12.3.3 A/D转换器的主要技术指标389
12.3.4 8位集成ADC0809390
本章小结393
本章习题393
附录 数字电子技术基础英语词汇397
参考文献404