图书介绍
世界著名计算机教材精选 逻辑设计基础 第2版PDF|Epub|txt|kindle电子书版本网盘下载
![世界著名计算机教材精选 逻辑设计基础 第2版](https://www.shukui.net/cover/36/34758633.jpg)
- ALAN B.MARCOVITZ著;殷洪玺 刘新元 禹莹等译 著
- 出版社: 北京:清华大学出版社
- ISBN:7302124914
- 出版时间:2006
- 标注页数:522页
- 文件大小:29MB
- 文件页数:538页
- 主题词:电子计算机-逻辑设计-教材
PDF下载
下载说明
世界著名计算机教材精选 逻辑设计基础 第2版PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 导论1
1.1 数制的简单回顾2
1.1.1 八进制数和十六进制数5
1.1.2 二进制加法7
1.1.3 有符号数9
1.1.4 二进制减法12
1.1.5 二-十进制码(BCD)13
1.1.6 其他编码15
1.2 组合系统的设计过程17
1.3 无关条件19
1.4 列真值表20
1.5 实验室23
1.6 解题实例24
1.7 习题33
1.8 本章测验题36
第2章 开关代数与逻辑电路38
2.1 开关代数的定义38
2.2 开关代数的基本性质41
2.3 代数函数的处理43
2.4 用与门、或门和非门实现逻辑函数47
2.5 从真值表到代数表达式51
2.6 卡诺图初步54
2.7 反函数和或与式60
2.8 与非门、或非门和异或门63
2.9 代数表达式的化简68
2.10 代数函数的处理及与非门实现74
2.11 更一般的布尔代数80
2.12 解题实例82
2.13 习题99
2.14 本章测验题105
第3章 卡诺图108
3.1 用卡诺图求解最简与或表达式111
3.1.1 卡诺图法1111
3.1.2 卡诺图法2117
3.2 无关项122
卡诺图法3124
3.3 或与式125
3.4 最省门的电路实现128
3.5 五变量和六变量的卡诺图130
3.6 多输出问题136
3.7 解题实例145
3.8 习题166
3.9 本章测验题170
第4章 函数的最简化算法174
4.1 单输出问题的奎恩-麦克路斯基方法174
4.2 单输出问题的迭代合意法177
4.3 单输出问题的质蕴含项表180
4.4 多输出问题的奎恩-麦克路斯基方法187
4.5 多输出问题的迭代合意法190
4.6 多输出问题的质蕴含项表192
4.7 解题实例196
4.8 习题214
4.9 本章测验题215
第5章 较大规模的组合逻辑系统216
5.1 组合逻辑电路中的延时216
5.2 加法器和其他算术运算电路218
5.2.1 加法器218
5.2.2 减法器和加/减法器221
5.2.3 比较器221
5.3 译码器222
5.4 编码器和优先权编码器227
5.5 数据选择器228
5.6 三态门230
5.7 门阵列——ROM、PLA和PAL231
5.7.1 用只读存储器进行设计234
5.7.2 用可编程逻辑阵列进行设计235
5.7.3 用可编程阵列逻辑进行设计237
5.8 较大规模电路的例子239
5.8.1 七段显示(第一个主要的例子)240
5.8.2 差错编码系统246
5.9 解题实例248
5.10 习题275
5.11 本章测验题284
第6章 时序系统的分析288
6.1 状态表和状态图289
6.2 锁存器和触发器291
6.3 时序系统的分析298
6.4 解题实例305
6.5 习题314
6.6 本章测验题320
第7章 时序系统的设计322
7.1 触发器的设计方法326
7.2 同步计数器的设计338
7.3 异步计数器的设计347
7.4 生成状态表和状态图350
7.5 解题实例361
7.6 习题375
7.7 本章测验题381
第8章 求解更大规模的时序问题383
8.1 移位寄存器383
8.2 计数器387
8.3 可编程逻辑器件(PLD)392
8.4 用ASM图进行设计396
8.5 单次编码399
8.6 硬件设计语言399
8.7 更复杂的例子402
8.8 解题实例407
8.9 习题413
8.10 本章测验题416
第9章 时序电路化简418
9.1 列表法进行状态化简419
9.2 分割法426
9.2.1 分割的性质429
9.2.2 求SP分割429
9.3 用分割法进行状态化简432
9.4 状态分配437
9.5 解题实例443
9.6 习题456
9.7 本章测验题460
附录A 实验室实验462
A.1 硬件逻辑实验室462
A.2 WinBreadboardTM和MacBreadboardTM465
A.3 Logic Works 4简介466
A.4 Altera Max+plusⅡ简介470
A.5 一组逻辑设计实验472
A.5.1 基于第2章内容的实验473
A.5.2 基于第5章内容的实验474
A.5.3 基于第6章内容的实验476
A.5.4 基于第7章内容的实验478
A.5.5 基于第8章内容的实验478
A.6 在本书正文和实验中提到过的芯片的布局479
附录B 部分习题答案484
附录C 每章测验题答案506
中、英文术语对照表517