图书介绍

TMS320F28335 DSP开发实战 模块精讲PDF|Epub|txt|kindle电子书版本网盘下载

TMS320F28335 DSP开发实战 模块精讲
  • 刘向宇编著 著
  • 出版社: 北京:清华大学出版社
  • ISBN:9787302403104
  • 出版时间:2016
  • 标注页数:345页
  • 文件大小:141MB
  • 文件页数:360页
  • 主题词:数字信号处理

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

TMS320F28335 DSP开发实战 模块精讲PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 纵观F2833x1

1.1 DSP的典型应用1

1.2 2833x/2823x和281x的对比5

1.2.1 对比引脚和封装6

1.2.2 对比供电6

1.2.3 对比存储器6

1.2.4 对比Flash和OTP7

1.2.5 对比引导启动8

1.2.6 对比时钟和系统控制8

1.2.7 对比GPIO9

1.2.8 对比外设9

1.2.9 对比中断13

1.3 F2833x和F2823x的对比14

1.3.1 特性14

1.3.2 同系列对比16

1.3.3 引脚说明18

1.4 如何开始DSP学习和应用34

1.4.1 硬件开发工具34

1.4.2 软件开发工具37

1.4.3 参考资料及文献38

1.5 本章小结39

第2章 最小系统设计40

2.1 引子41

2.2 DSP及附属电路41

2.3 引导模式跳线设计43

2.4 复位模块设计44

2.4.1 手动复位44

2.4.2 仿真器重启46

2.4.3 复位时序47

2.5 时钟设计47

2.6 总线扩展内存设计49

2.7 电源设计52

2.7.1 所需的电源类型52

2.7.2 上电顺序52

2.7.3 供电模块54

2.8 JTAG接口设计56

2.9 A/D模块设计59

2.10 GPIO及引脚扩展设计60

2.11 串行通信模块设计61

2.12 PCB布局布线63

2.12.1 PCB板的选择63

2.12.2 布局要点64

2.12.3 电源的处理64

2.12.4 布线要点65

2.13 板子焊接和调试66

2.13.1 电源模块66

2.13.2 复位模块68

2.13.3 焊接DSP芯片69

2.13.4 下载程序并运行70

2.13.5 外部存储器的焊接71

2.13.6 串行通信模块的焊接71

2.14 本章小结72

第3章 CCS操作入门73

3.1 安装配置CCS73

3.1.1 CCS 3.373

3.1.2 CCS 5.179

3.2 安装配置仿真器82

3.2.1 510系列82

3.2.2 XDS10090

3.3 示例工程93

3.3.1 官方示例包93

3.3.2 使用示例、快速入门96

3.4 如何新建工程100

3.5 编译并下载程序104

3.6 仿真调试程序107

3.6.1 基本操作107

3.6.2 读/写内存108

3.6.3 观察寄存器110

3.6.4 观察变量110

3.7 如何固化程序111

3.7.1 CCS 3.3的操作方法111

3.7.2 CCS 5.x的操作方法113

3.8 本章小结115

第4章 F28xxx内部构架综述116

4.1 总览116

4.2 BOOT ROM118

4.3 CSM模块119

4.3.1 功能描述119

4.3.2 受CSM保护的其他片上资源121

4.3.3 CSM寄存器122

4.3.4 需要使用代码解锁的情况123

4.3.5 密码核对流程123

4.3.6 使用CSM的注意事项125

4.4 实时JTAG和分析126

4.5 中断128

4.6 看门狗模块133

4.7 低功耗模式模块134

4.7.1 低功耗模式寄存器135

4.7.2 唤醒时序图135

4.8 EALLOW功能138

4.8.1 受保护的器件仿真寄存器139

4.8.2 受保护的Flash/OTP配置寄存器139

4.8.3 受EALLOW保护的CSM寄存器140

4.8.4 受EALLOW保护的PIE向量表140

4.8.5 受保护的系统控制寄存器141

4.8.6 受EALLOW保护的GPIO寄存器141

4.8.7 受EALLOW保护的eCAN寄存器142

4.8.8 受EALLOW保护的ePWM寄存器143

4.8.9 如何使用EALLOW143

4.9 外设143

4.9.1 DMA模块145

4.9.2 CPU定时器146

4.9.3 增强型PWM模块147

4.9.4 高分辨率PWM模块150

4.9.5 增强型CAP模块151

4.9.6 增强型QEP模块152

4.9.7 模/数转换模块154

4.9.8 多通道缓冲串口模块158

4.9.9 增强型CAN模块160

4.9.10 串行通信接口164

4.9.11 串行外设接口SPI167

4.9.12 I2C模块169

4.9.13 GPIO模块171

4.10 器件的命名规则174

4.11 本章小结175

第5章 时钟模块176

5.1 引子176

5.2 总览177

5.3 晶振和PLL模块178

5.3.1 外接振荡器时钟方案180

5.3.2 基于PLL时钟模块180

5.3.3 输入时钟的缺失182

5.4 XCLKOUT的产生184

5.5 时钟寄存器185

5.5.1 PCLKCR0寄存器186

5.5.2 PCLKCR1寄存器189

5.5.3 PCLKCR3寄存器191

5.5.4 HISPCP和LOSPCP寄存器192

5.5.5 PLLCR寄存器193

5.5.6 PLLSTS寄存器196

5.6 实例讲解197

5.6.1 设计思路197

5.6.2 硬件设计198

5.6.3 软件流程图199

5.6.4 代码实例200

5.6.5 运行效果及改进202

5.7 本章小结204

第6章 串行通信接口模块205

6.1 引子205

6.2 SCI构架总览206

6.2.1 SCI与CPU的接口208

6.2.2 SCI模块内部构架208

6.3 SCI寄存器210

6.3.1 寄存器总览211

6.3.2 SCI通信控制寄存器213

6.3.3 SCI控制寄存器1214

6.3.4 SCI控制寄存器2216

6.3.5 SCI接收状态寄存器218

6.3.6 SCI接收数据缓冲寄存器220

6.3.7 SCI发送数据缓冲寄存器222

6.3.8 SCI FIFO发送寄存器222

6.3.9 SCI FIFO接收寄存器223

6.3.10 SCI FIFO控制寄存器225

6.3.11 优先级控制寄存器227

6.4 SCI的配置和使用228

6.4.1 配置引脚228

6.4.2 多处理器和异步通信229

6.4.3 SCI通信格式229

6.4.4 SCI可编程数据模式231

6.4.5 配置波特率232

6.4.6 配置自适应波特率233

6.5 SCI中断234

6.6 SCI应用实战——单字节/字符串传输239

6.6.1 RS232简介240

6.6.2 设计思路240

6.6.3 硬件设计241

6.6.4 软件流程图241

6.6.5 代码编写242

6.6.6 运行效果及改进244

6.7 本章小结249

第7章 定时器模块250

7.1 引子250

7.2 定时器总览251

7.3 定时器模块的寄存器252

7.3.1 TIMERxTIM和TIMERxTIMH254

7.3.2 TIMERxPRD和TIMERxPRDH255

7.3.3 TIMERxTCR256

7.3.4 TIMERxTPR和TIMERxTPRH258

7.4 实例讲解一——定时执行任务259

7.4.1 设计思路260

7.4.2 软件流程图260

7.4.3 代码实例261

7.4.4 运行效果及改进265

7.5 实例讲解二——软件PWM266

7.5.1 设计思路267

7.5.2 软件流程图268

7.5.3 代码编写269

7.5.4 运行效果及改进272

7.6 实例讲解三——软件时钟274

7.6.1 设计思路275

7.6.2 软件流程图275

7.6.3 代码编写276

7.6.4 运行效果及改进278

7.7 本章小结280

第8章 看门狗模块281

8.1 引子281

8.2 看门狗配置和操作282

8.2.1 看门狗总览282

8.2.2 如何“喂狗”284

8.2.3 看门狗复位和中断285

8.2.4 低功耗模式下的看门狗285

8.2.5 仿真器调试下的看门狗286

8.3 看门狗寄存器286

8.3.1 系统控制和状态寄存器286

8.3.2 看门狗计数器寄存器287

8.3.3 看门狗复位码字寄存器288

8.3.4 看门狗控制寄存器288

8.4 实例讲解289

8.4.1 设计思路289

8.4.2 软件流程图290

8.4.3 代码实例290

8.4.4 运行效果及改进292

8.5 本章小结294

第9章 PIE模块295

9.1 引子295

9.2 PIE总览296

9.2.1 中断操作队列297

9.2.2 中断源299

9.3 PIE向量表303

9.4 中断过程的时序图315

9.5 PIE寄存器316

9.5.1 PIE中断寄存器318

9.5.2 PIE中断响应寄存器318

9.5.3 PIE中断标志位寄存器319

9.5.4 PIE中断使能寄存器320

9.5.5 CPU中断标志位寄存器321

9.5.6 中断使能寄存器和调试中断使能寄存器323

9.5.7 外部中断控制寄存器327

9.5.8 如何使用PIE寄存器330

9.6 PIE实例讲解——外部中断331

9.6.1 设计思路331

9.6.2 硬件设计332

9.6.3 软件流程图332

9.6.4 代码实例333

9.6.5 运行效果及改进335

9.7 本章小结337

附录A 电路图338

参考文献344

后记345

热门推荐