图书介绍

ADSP SHARC系列DSP应用系统设计PDF|Epub|txt|kindle电子书版本网盘下载

ADSP SHARC系列DSP应用系统设计
  • 刘书明,罗军辉编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:750538466X
  • 出版时间:2003
  • 标注页数:385页
  • 文件大小:18MB
  • 文件页数:396页
  • 主题词:数字信号-信号处理;数字信号-微处理器

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

ADSP SHARC系列DSP应用系统设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 概论1

1.1 数字信号处理器技术1

1.1.1 DSP 的发展历程1

1.1.2 DSP 的特点2

1.1.3 DSP 结构2

1.1.4 高速、高性能信号处理4

1.1.5 DSP 发展趋势5

1.2 数字信号处理器应用设计7

1.2.1 DSP 应用领域7

1.2.2 典型 DSP 系统的构成8

1.2.3 DSP 系统设计与应用设计问题9

第2章 ADSP SHARC 系列处理器原理14

2.1 ADSP SHARC 系列处理器概述14

2.1.1 ADSP SHARC 系列处理器发展历程14

2.1.2 ADSP SHARC 系列处理器与 TMS320处理器性能比较14

2.1.3 ADSP SHARC 系列处理器功能结构图17

2.2.1 处理单元构成19

2.2 ADSP SHARC 系列处理器核19

2.2.2 程序控制器28

2.2.3 地址产生器与 PM 和 DM 总线32

2.2.4 寄存器38

2.2.5 中断逻辑与定时器45

2.3 ADSP SHARC 系列处理器存储器49

2.3.1 存储器空间49

2.3.2 内部存储器、多处理器存储器与外部存储器50

2.3.3 存储器组织与字长52

2.3.4 存储器访问55

2.4 DMA58

2.4.1 DMA 资源58

2.4.2 DMA 通道建立与控制寄存器60

2.4.3 链式 DMA 与二维 DMA 传输63

2.5 ADSP SHARC 系列处理器链路口64

2.5.1 链路口资源64

2.5.2 链路口控制寄存器66

2.6 ADSP SHARC 系列处理器串行口69

2.5.3 链路握手信号69

2.6.1 串行口资源70

2.6.2 串行口控制寄存器72

2.6.3 串行口操作模式76

2.7 主机接口83

2.7.1 主机对 ADSP SHARC 系列处理器的控制83

2.7.2 主机对处理器的访问84

第3章 ADSP SHARC 系列处理器接口设计88

3.1 存储器接口设计88

3.1.1 EPROM 接口设计89

3.1.2 DRAM 的接口设计90

3.1.3 ADSP-21065L 与 SDRAM 的接口设计99

3.1.4 FLASH 接口设计104

3.1.5 双口 RAM 接口设计112

3.2 主机接口与总线接口设计115

3.2.1 主机接口设计115

3.2.2 与计算机总线接口121

3.3 高速 A/D 应用系统的接口设计127

3.4 高速 D/A 接口设计133

3.5 ADSPSHARC 系列处理器链路口的应用136

3.5.1 链路口的连接方式137

3.5.2 DSP 间链路口的单向通信137

3.5.3 利用令牌标志的链路口进行双向通信145

3.5.4 将链路口扩展为并行口154

3.5.5 链路口的兼容性154

3.5.6 关于链路口传输出错的讨论162

3.6.1 串行口与 AD1819A 的连接165

3.6 ADSP SHARC 系列处理器串行口的应用165

3.6.2 通过串行口实现 DSP 之间的多通道通信174

3.6.3 串行口构成定时器179

3.6.4 同步串行口实现异步操作180

3.6.5 串行口设计中的常见问题186

3.7 ADSP SHARC 系列处理器 FLAG 标志的应用189

3.7.1 FLAG 标志做中断请求190

3.7.2 FLAG 标志的应用191

3.7.3 ADSP-21065L FLAG 标志193

3.7.4 利用 FLAG 标志实现异步通信194

3.8 ADSP SHARC 系列处理器 DMA 应用202

3.8.1 外部口 DMA 操作模式203

3.8.2 短字 DMA 访问205

3.8.3 DMA 实现 DSP 与 FLASH 的数据传输209

3.9 中断212

3.9.1 中断资源及中断向量表212

3.9.2 DSP 系统中断电路设计216

3.9.3 复位中断和复位电路设计217

3.9.4 中断服务程序设计示例220

第4章 ADSP SHARC 系列处理器应用系统设计223

4.1 数字信号处理系统的实现223

4.1.1 DSP 芯片选择考虑223

4.1.2 多处理器系统构成225

4.2 共享总线的紧耦合系统225

4.2.1 ADSP-21160紧耦合总线多处理器系统的实现方法226

4.2.2 多片 ADSP-21065L 的多处理器共享总线连接241

4.3 链路口构成松耦合系统245

4.4 ADSP SHARC 系列处理器应用系统的程序加载246

4.4.1 JTAG 加载247

4.4.2 EPROM 对单片 DSP 的加载249

4.4.3 FLASH 加载251

4.4.4 链路口加载258

4.4.5 单片 EPROM 对多片 DSP 的加载267

4.5.1 ADSP SHARC 系列处理器的电源配置278

4.5.2 时钟电路设计281

4.5.3 片间连接的阻抗匹配问题283

4.5.4 PCB 设计问题284

4.5.5 干扰与抗干扰的考虑287

4.5.6 热设计289

4.5.7 ADSP SHARC 系列处理器不用引脚的处理289

4.6 程序设计优化291

4.6.1 程序设计优化的目的291

4.6.3 ADSP SHARC 程序优化的基础292

4.6.2 软件优化途径292

4.6.4 程序优化举例293

第5章 ADSP SHARC 系列处理器开发工具与软件设计297

5.1 VisuaIDSP++概述与程序设计流程297

5.1.1 VisuaIDSP++概述297

5.1.2 VisuaIDSP++应用程序开发流程299

5.2 DSP 汇编语言程序设计299

5.2.1 汇编程序内容与结构300

5.2.2 汇编表达式、操作符与数据格式301

5.2.3 汇编关键字与符号303

5.2.4 汇编命令与预处理命令305

5.3 DSP 高级语言程序设计307

5.3.1 C/C++运行时模式307

5.3.2 C/C++实时运行库312

5.4 汇编语言与高级语言的接口313

5.4.1 C/C++程序调用汇编函数314

5.4.2 汇编程序调用 C/C++函数317

5.4.3 C++调用汇编类成员函数318

5.5 链接描述文件 LDF320

5.6 集成开发调试环境 IDDE327

5.6.1 程序开发步骤327

5.6.2 Debugger 调试工具333

6.1.1 硬件设计345

6.1 DSP 与 LCD 点阵的设计345

6.1.2 软件设计345

第6章 应用系统设计实例345

6.1.3 程序设计参考346

6.2.1 原理347

6.2.2 信号处理机实现347

6.2 ADSP SHARC 处理器在雷达信号处理中的应用347

6.2.3 数字信号处理算法与流程349

6.3 音频信号处理350

6.4 滤波器设计361

附录 A SHARC 元器件引脚说明368

参考文献385

4.5 系统设计的有关问题977

热门推荐