图书介绍
数字电路与逻辑设计PDF|Epub|txt|kindle电子书版本网盘下载
![数字电路与逻辑设计](https://www.shukui.net/cover/57/31779060.jpg)
- 邹虹主编 著
- 出版社: 北京:人民邮电出版社
- ISBN:9787115172402
- 出版时间:2008
- 标注页数:340页
- 文件大小:14MB
- 文件页数:349页
- 主题词:数字电路-逻辑设计-高等学校-教材
PDF下载
下载说明
数字电路与逻辑设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数字逻辑基础1
1.1 引论1
1.1.1 数字电路的由来及发展1
1.1.2 模拟/数字信号1
1.1.3 数字电路的特点2
1.1.4 数字集成电路的分类2
1.2 数制和编码4
1.2.1 数制4
1.2.2 不同数制间的转换6
1.2.3 常用编码9
1.3 逻辑代数13
1.3.1 三种基本逻辑关系13
1.3.2 复合逻辑关系15
1.3.3 逻辑代数的基本公式、三个规则和常用公式18
1.3.4 逻辑函数及其表示方法21
1.3.5 逻辑函数的化简方法28
习题36
第2章 逻辑门电路40
2.1 晶体三极管反相器40
2.1.1 晶体三极管反相器的工作原理40
2.1.2 晶体三极管反相器输出波形的改善42
2.1.3 晶体管反相器的负载能力44
2.2 TTL集成逻辑门45
2.2.1 TTL与非门的典型电路及工作原理46
2.2.2 TTL与非门的主要外特性及参数48
2.2.3 TTL集成门电路使用注意事项53
2.2.4 TTL与非门的改进电路55
2.2.5 其他类型的TTL门电路58
2.3 发射极耦合逻辑门(ECL)60
2.3.1 电路的基本结构61
2.3.2 ECL门的工作特点62
2.4 MOS集成门62
2.4.1 MOS反相器63
2.4.2 NMOS门电路64
2.4.3 CMOS门电路66
2.4.4 CMOS集成电路使用注意事项70
习题72
第3章 组合逻辑电路75
3.1 用传统方法分析和设计组合逻辑电路75
3.1.1 组合逻辑电路分析76
3.1.2 组合逻辑电路设计78
3.2 中规模组合逻辑电路85
3.2.1 编码器85
3.2.2 译码器89
3.2.3 数据选择器和数据分配器97
3.2.4 运算电路(加法器)101
3.2.5 数值比较器104
3.2.6 奇偶校验器107
3.3 用中规模集成器件实现组合逻辑电路109
3.3.1 用数据选择器实现组合逻辑电路109
3.3.2 用译码器实现组合逻辑电路115
3.3.3 用全加器实现组合逻辑电路116
3.4 组合逻辑电路中的竞争冒险现象117
3.4.1 产生竞争冒险的原因117
3.4.2 消除竞争冒险的方法118
习题119
第4章 集成触发器123
4.1 基本RS触发器123
4.2 钟控触发器126
4.2.1 钟控RS触发器126
4.2.2 钟控D触发器127
4.2.3 钟控JK触发器128
4.2.4 钟控T和T′触发器129
4.2.5 锁存器130
4.3 主从JK触发器131
4.3.1 主从JK触发器的工作原理131
4.3.2 主从JK触发器的一次翻转132
4.4 边沿触发器133
4.4.1 下降沿JK触发器133
4.4.2 维持—阻塞D触发器136
4.4.3 CMOS触发器138
习题140
第5章 时序逻辑电路145
5.1 概述145
5.1.1 时序逻辑电路的结构模型及特点145
5.1.2 时序逻辑电路的类型146
5.2 时序逻辑电路的分析147
5.2.1 时序逻辑电路的分析步骤147
5.2.2 常用时序逻辑电路分析149
5.3 中规模时序电路155
5.3.1 集成移位寄存器155
5.3.2 集成计数器161
5.4 时序逻辑电路的设计172
5.4.1 采用中规模集成器件实现任意模值计数(分频)器172
5.4.2 采用小规模器件设计时序逻辑电路的一般过程178
5.4.3 采用小规模器件设计计数器184
5.4.4 采用小规模器件设计序列信号发生器190
习题193
第6章 硬件描述语言(VHDL)198
6.1 VHDL描述数字系统的基本方法198
6.1.1 VHDL描述电路的基本方法198
6.1.2 常量、变量和信号所描述的对象200
6.1.3 数据类型202
6.1.4 运算操作符206
6.1.5 属性(attribute)描述209
6.2 VHDL的基本设计单元212
6.2.1 VHDL的基本设计单元组成212
6.2.2 构造体的子结构描述216
6.2.3 库和程序包的引用及配置218
6.3 VHDL构造体的描述方式221
6.3.1 构造体的行为描述方式221
6.3.2 构造体的寄存器传输描述方式223
6.3.3 构造体的结构描述方式224
6.4 VHDL的主要描述语句225
6.4.1 顺序描述语句225
6.4.2 并行描述语句232
6.4.3 子程序237
6.5 基本逻辑电路设计举例242
6.5.1 常见组合逻辑电路的VHDL描述243
6.5.2 常见时序逻辑电路的VHDL描述247
6.5.3 状态机的设计实例253
习题257
第7章 半导体存储器和可编程逻辑器件258
7.1 半导体存储器258
7.1.1 半导体存储器的类型、特点和技术指标258
7.1.2 顺序存储器(SAM)259
7.1.3 只读存储器(ROM)261
7.1.4 随机存储器(RAM)266
7.2 可编程逻辑器件(PLD)269
7.2.1 PLD的基本结构271
7.2.2 可编程逻辑阵列(PLA)273
7.2.3 可编程阵列逻辑(PAL)275
7.2.4 通用阵列逻辑(GAL)280
7.2.5 现场可编程阵列(FPGA)285
习题290
第8章 D/A和A/D转换292
8.1 D/A转换器292
8.1.1 R-2R T型电阻D/A转换器293
8.1.2 集成D/A转换器296
8.1.3 D/A转换器的主要参数299
8.2 A/D转换器301
8.2.1 A/D转换的基本原理301
8.2.2 常见A/D转换的类型303
8.2.3 集成A/D转换器305
8.2.4 A/D转换器的主要参数307
习题309
第9章 脉冲电路311
9.1 概述311
9.1.1 脉冲电路概念311
9.1.2 脉冲信号311
9.1.3 555定时器312
9.2 施密特触发器314
9.2.1 555定时器构成的施密特触发器314
9.2.2 集成施密特触发器315
9.2.3 施密特触发器应用317
9.3 单稳态触发器318
9.3.1 555定时器构成的单稳态触发器318
9.3.2 集成单稳态触发器319
9.3.3 单稳态触发器的应用321
9.4 多谐振荡器322
9.4.1 555定时器构成的多谐振荡器323
9.4.2 石英晶体振荡器324
习题326
附录A 常用基本逻辑单元国标符号与非国标符号对照表328
附录B 半导体集成电路型号命名法331
附录C 常用中、小规模集成电路产品型号索引333
参考文献340